25CS320T-I/ST

Microchip Technology
579-25CS320T-I/ST
25CS320T-I/ST

Ürt.:

Açıklama:
EEPROM 32 Kbit SPI SERIAL EEPROM w/ECC, 8-TSSOP T&R, 85C Industrial

Yaşam Döngüsü:
Yeni Ürün:
Bu üreticiden yeni.
ECAD Modeli:
Bu dosyayı ECAD Aracınız için dönüştürmek için ücretsiz Library Loader dosyasını indirin. ECAD Model hakkında daha fazla bilgi edinin.

Stokta Var: 2.487

Stok:
2.487 Hemen Gönderilebilir
Fabrika Teslim Süresi:
14 Hafta Gösterilenden daha büyük miktarlar için fabrikada tahmini üretim süresi.
Minimum: 1   Çoklu: 1
Birim Fiyat:
-,-- €
Toplam Fiyat:
-,-- €
Tahmini Gümrük Vergisi:
Paketleme:
Tam Makara (2500'in katları olarak sipariş verin)

Fiyatlandırma (EUR)

Miktar Birim Fiyat
Toplam Fiyat
Hazır Kesim Bant / MouseReel™
0,464 € 0,46 €
0,458 € 4,58 €
0,439 € 10,98 €
0,421 € 42,10 €
Tam Makara (2500'in katları olarak sipariş verin)
0,421 € 1.052,50 €
† 5,00 € MouseReel™ ücreti alışveriş sepetinize eklenecek ve hesaplanacaktır. MouseReel™ siparişleri iptal veya iade edilemez.

Ürün Niteliği Öznitelik Değeri Özellik Seçin
Microchip
Ürün Kategorisi: EEPROM
RoHS:  
32 kbit
SPI
20 MHz
4 k x 8
TSSOP-8
20 ns
1.7 V
5.5 V
SMD/SMT
200 Year
- 40 C
+ 85 C
Reel
Cut Tape
MouseReel
Aktif Okuma Akımı - Maks: 5 mA
Marka: Microchip Technology
İşletim Besleme Akımı: 10 uA
Ürün Tipi: EEPROM
Fabrika Paket Miktarı: 2500
Alt kategori:: Memory & Data Storage
Bulunan ürünler:
Benzer ürünleri göstermek için en az bir onay kutusu seçin
Bu kategorideki benzer ürünleri göstermek için yukarıda en az bir onay kutusu seçin.
Seçilen özellikler: 0

CAHTS:
8542320040
USHTS:
8542320051
TARIC:
8542327500
MXHTS:
8542320299
ECCN:
EAR99

25CS320 32-Kbit SPI Serial EEPROM

Microchip Technology 25CS320 32-Kbit SPI Serial EEPROM uses an SPI-compatible bus organized into 4096 bytes of 8-bits each (4KB). Microchip Technology 25CS320 is designed for consumer, industrial, and automotive applications and offers reliable, nonvolatile memory storage with a wide operating voltage range of 1.7V to 5.5V. The device requires a clock input (SCK), data input (SI), and data output (SO) lines, with access controlled via a Chip Select (CS) input. It also features a pause function, allowing the host to handle higher-priority tasks while ignoring input transitions, except for Chip Select.