LS1022ASE7EKB

NXP Semiconductors
841-LS1022ASE7EKB
LS1022ASE7EKB

Ürt.:

Açıklama:
Mikroişlemciler - MPU Layerscape 32-bit Arm Cortex-A7, Dual-core, 600MHz, 0 to 105C, Security enabled

ECAD Modeli:
Bu dosyayı ECAD Aracınız için dönüştürmek için ücretsiz Library Loader dosyasını indirin. ECAD Model hakkında daha fazla bilgi edinin.
Bu ürünün Amerika Birleşik Devletleri'nden ihraç edilmesi için ek belgeler gerekebilir.

Stok Durumu

Stok:
Stokta Yok
Fabrika Teslim Süresi:
26 Hafta Fabrikada tahmini üretim süresi.
Bu ürün için uzun teslimat süresi bildirilmiştir.
Minimum: 84   Çoklu: 84
Birim Fiyat:
-,-- €
Toplam Fiyat:
-,-- €
Tahmini Gümrük Vergisi:
Bu Ürün ÜCRETSİZ Gönderilir

Fiyatlandırma (EUR)

Miktar Birim Fiyat
Toplam Fiyat
32,16 € 2.701,44 €

Ürün Niteliği Öznitelik Değeri Özellik Seçin
NXP
Ürün Kategorisi: Mikroişlemciler - MPU
Gönderim Kısıtlamaları:
 Bu ürünün Amerika Birleşik Devletleri'nden ihraç edilmesi için ek belgeler gerekebilir.
ARM Cortex A7
2 Core
32 bit
600 MHz
FCPBGA-525
32 kB
32 kB
1 V
LS1022A
SMD/SMT
0 C
+ 105 C
Tray
Marka: NXP Semiconductors
Veri RAM Boyutu: 128 kB
Talimat Türü: Floating Point
Arayüz Türü: CAN, Ethernet, QSPI, SPI, UART, USB
L2 Önbellek Talimatı / Veri Belleği: 512 kB
Bellek Türü: DDR3L SDRAM
G/Ç sayısı: 109 I/O
İşlemci Serisi: QorIQ LS1022A
Ürün Tipi: Microprocessors - MPU
Fabrika Paket Miktarı: 84
Alt kategori:: Microprocessors - MPU
Ticari Unvan: QorIQ
Güvenlik Zamanlayıcısı: No Watchdog Timer
Parça No Takma Adları: 935312793557
Birim Ağırlık: 1 g
Bulunan ürünler:
Benzer ürünleri göstermek için en az bir onay kutusu seçin
Bu kategorideki benzer ürünleri göstermek için yukarıda en az bir onay kutusu seçin.
Seçilen özellikler: 0

CNHTS:
8542319091
CAHTS:
8542310000
USHTS:
8542310045
KRHTS:
8542311000
TARIC:
8542319000
MXHTS:
8542310302
ECCN:
5A002.a.1

Layerscape Architecture

NXP Layerscape Architecture is the underlying system architecture of the QorIQ® LS series processors. The architecture enables next-generation networks with up to 100Gb/s performance and enhanced packet processing capabilities. Design effort is simplified with a standard, open programming model and a software-aware architecture framework. This design enables customers to fully exploit the underlying hardware for maximum optimization, with the capability to easily adapt to network changes for real-time soft control over the network. A uniform hardware and software model provides the compatibility and scalability required for designing end-to-end networking equipment from home-to carrier-class products. The core-agnostic architecture incorporates the optimum core for the given application: Arm® cores or Power Architecture® cores.