CD74AC164PWR

Texas Instruments
595-CD74AC164PWR
CD74AC164PWR

Ürt.:

Açıklama:
Sayaç Kaydırma Kayıtları 8-Bit Serial-In/Para llel-Out Shift Regi

Yaşam Döngüsü:
Yeni Ürün:
Bu üreticiden yeni.
ECAD Modeli:
Bu dosyayı ECAD Aracınız için dönüştürmek için ücretsiz Library Loader dosyasını indirin. ECAD Model hakkında daha fazla bilgi edinin.

Stokta Var: 2.925

Stok:
2.925 Hemen Gönderilebilir
Fabrika Teslim Süresi:
12 Hafta Gösterilenden daha büyük miktarlar için fabrikada tahmini üretim süresi.
Minimum: 1   Çoklu: 1
Birim Fiyat:
-,-- €
Toplam Fiyat:
-,-- €
Tahmini Gümrük Vergisi:

Fiyatlandırma (EUR)

Miktar Birim Fiyat
Toplam Fiyat
1,31 € 1,31 €
0,799 € 7,99 €
0,672 € 16,80 €
0,509 € 50,90 €
0,44 € 110,00 €
0,386 € 193,00 €
0,347 € 347,00 €
Tam Makara (3000'in katları olarak sipariş verin)
0,298 € 894,00 €
0,259 € 1.554,00 €

Ürün Niteliği Öznitelik Değeri Özellik Seçin
Texas Instruments
Ürün Kategorisi: Sayaç Kaydırma Kayıtları
RoHS:  
Serial-In, Parallel-Out
Serial to Parallel
8 Circuit
8 bit
TSSOP-14
AC
Shift Register
4 Input
Push-Pull
6 ns
1.5 V
5.5 V
- 55 C
+ 125 C
Reel
Cut Tape
Marka: Texas Instruments
Yüksek Seviye Çıkış Akımı: - 24 mA
Giriş Tipi: CMOS
Düşük Seviye Çıkış Akımı: 24 mA
Montaj Stili: SMD/SMT
Çıkış Satırı Sayısı: 8 Output
İşletim Besleme Voltajı: 1.5 V to 5.5 V
Ürün: Shift Registers
Ürün Tipi: Counter Shift Registers
Sıfırlama Türü: Asynchronous
Seri: CD74AC164
Fabrika Paket Miktarı: 3000
Alt kategori:: Logic ICs
Tetikleme Türü: Rising Edge
Bulunan ürünler:
Benzer ürünleri göstermek için en az bir onay kutusu seçin
Bu kategorideki benzer ürünleri göstermek için yukarıda en az bir onay kutusu seçin.
Seçilen özellikler: 0

Bu işlev için JavaScript'in etkinleştirilmesi gerekir.

CNHTS:
8542399000
USHTS:
8542390090
TARIC:
8542319000
MXHTS:
8542399999
ECCN:
EAR99

CD74AC164/CD74ACT164 8-Bit SIPO Shift Registers

Texas Instruments CD74AC164/CD74ACT164 8-Bit SIPO Shift Registers have two serial inputs (A and B) connected through an AND gate and an asynchronous clear (CLR). The device requires a high signal on both A and B to set the input data line high; a low signal on either will set the input data line low. Data at A and B can be changed while CLK is high or low, provided the minimum set-up time requirements are met.