CDCU2A877NMKT

Texas Instruments
595-CDCU2A877NMKT
CDCU2A877NMKT

Ürt.:

Açıklama:
Saat Sürücüleri ve Dağıtımı 1.8-V phase-lock loo p clock driver with A 595-CDCU2A877NMKR

ECAD Modeli:
Bu dosyayı ECAD Aracınız için dönüştürmek için ücretsiz Library Loader dosyasını indirin. ECAD Model hakkında daha fazla bilgi edinin.

Stokta Var: 33

Stok:
33 Hemen Gönderilebilir
Fabrika Teslim Süresi:
6 Hafta Gösterilenden daha büyük miktarlar için fabrikada tahmini üretim süresi.
33'dan büyük miktarlar minimum sipariş gerekliliklerine tabi olacaktır.
Minimum: 1   Çoklu: 1
Birim Fiyat:
-,-- €
Toplam Fiyat:
-,-- €
Tahmini Gümrük Vergisi:
Paketleme:
Tam Makara (250'in katları olarak sipariş verin)

Fiyatlandırma (EUR)

Miktar Birim Fiyat
Toplam Fiyat
Hazır Kesim Bant / MouseReel™
8,02 € 8,02 €
6,25 € 62,50 €
5,81 € 145,25 €
5,31 € 531,00 €
Tam Makara (250'in katları olarak sipariş verin)
5,07 € 1.267,50 €
4,87 € 2.435,00 €
4,74 € 4.740,00 €
† 5,00 € MouseReel™ ücreti alışveriş sepetinize eklenecek ve hesaplanacaktır. MouseReel™ siparişleri iptal veya iade edilemez.

Alternatif Ambalajlar

Ürt. Parça Numarası:
Paketleme:
Reel, Cut Tape, MouseReel
Stok Durumu:
Stokta Var
Fiyat:
8,17 €
Min:
1

Benzer Ürün

Texas Instruments CDCU2A877NMKR
Texas Instruments
Saat Sürücüleri ve Dağıtımı 1.8-V phase-lock loo p clock driver with A 595-CDCU2A877NMKT

Ürün Niteliği Öznitelik Değeri Özellik Seçin
Texas Instruments
Ürün Kategorisi: Saat Sürücüleri ve Dağıtımı
RoHS:  
CDCU2A877
Reel
Cut Tape
MouseReel
Marka: Texas Instruments
Neme Duyarlı: Yes
Ürün: Clock Drivers
Ürün Tipi: Clock Drivers & Distribution
Fabrika Paket Miktarı: 250
Alt kategori:: Clock & Timer ICs
Bulunan ürünler:
Benzer ürünleri göstermek için en az bir onay kutusu seçin
Bu kategorideki benzer ürünleri göstermek için yukarıda en az bir onay kutusu seçin.
Seçilen özellikler: 0

Bu işlev için JavaScript'in etkinleştirilmesi gerekir.

USHTS:
8542310075
ECCN:
EAR99

CDCU2A877 Phase-Lock Loop Clock Driver

Texas Instruments CDCU2A877 Phase-Lock Loop Clock Driver is a high-performance, low-jitter, low-skew, zero-delay buffer. It distributes a differential clock input pair (CK, /CK) to 10 differential pairs of clock outputs (Yn, /Yn) and one differential pair of feedback clock outputs (FBOUT, /FBOUT). The clock outputs are controlled by the input clocks (CK, /CK), the feedback clocks (FBIN, /FBIN), the LVCMOS control pins (OE, OS), and the analog power input (AVDD). When OE is low, the clock outputs, except FBOUT, /FBOUT, are disabled while the internal PLL maintains its locked-in frequency. OS (output select) is a program pin that must be tied to GND or VDD. When OS is high, OE functions as previously described. When OS and OE are both low, OE does not affect Y7, /Y7, as these are free-running. When AVDD is grounded, the PLL is turned off and bypassed for test purposes.