CDCU877RHAR

Texas Instruments
595-CDCU877RHAR
CDCU877RHAR

Ürt.:

Açıklama:
Saat Sürücüleri ve Dağıtımı 1.8v PLL Clock Drive r A 595-CDCU877RHAT A 595-CDCU877RHAT

ECAD Modeli:
Bu dosyayı ECAD Aracınız için dönüştürmek için ücretsiz Library Loader dosyasını indirin. ECAD Model hakkında daha fazla bilgi edinin.

Stok Durumu

Stok:
Stokta Yok
Fabrika Teslim Süresi:
6 Hafta Fabrikada tahmini üretim süresi.
Minimum: 2500   Çoklu: 2500
Birim Fiyat:
-,-- €
Toplam Fiyat:
-,-- €
Tahmini Gümrük Vergisi:
Bu Ürün ÜCRETSİZ Gönderilir

Fiyatlandırma (EUR)

Miktar Birim Fiyat
Toplam Fiyat
Tam Makara (2500'in katları olarak sipariş verin)
5,19 € 12.975,00 €

Alternatif Ambalajlar

Ürt. Parça Numarası:
Paketleme:
Reel, Cut Tape, MouseReel
Stok Durumu:
Stokta Var
Fiyat:
10,11 €
Min:
1

Benzer Ürün

Texas Instruments CDCU877RHAT
Texas Instruments
Saat Sürücüleri ve Dağıtımı 1.8v PLL Clock Drive r A 595-CDCU877RHAR A 595-CDCU877RHAR

Ürün Niteliği Öznitelik Değeri Özellik Seçin
Texas Instruments
Ürün Kategorisi: Saat Sürücüleri ve Dağıtımı
RoHS:  
VQFN-40
CDCU877
- 40 C
+ 85 C
Reel
Marka: Texas Instruments
Neme Duyarlı: Yes
Montaj Stili: SMD/SMT
Ürün: Clock Drivers
Ürün Tipi: Clock Drivers & Distribution
Fabrika Paket Miktarı: 2500
Alt kategori:: Clock & Timer ICs
Tip: Phase-Locked-Loops (PLLs) and Oscillators
Birim Ağırlık: 104 mg
Bulunan ürünler:
Benzer ürünleri göstermek için en az bir onay kutusu seçin
Bu kategorideki benzer ürünleri göstermek için yukarıda en az bir onay kutusu seçin.
Seçilen özellikler: 0

Bu işlev için JavaScript'in etkinleştirilmesi gerekir.

CNHTS:
8542319000
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
8542390990
TARIC:
8542399000
MXHTS:
8542399999
ECCN:
EAR99

CDCU877 Phase-Lock Loop Clock Driver

Texas Instruments CDCU877 Phase-Lock Loop Clock Driver is a high-performance, low-jitter, low-skew, zero-delay buffer. It distributes a differential clock input pair (CK, /CK) to 10 differential pairs of clock outputs (Yn, /Yn) and one differential pair of feedback clock outputs (FBOUT, /FBOUT). The clock outputs are controlled by the input clocks (CK, /CK), the feedback clocks (FBIN, /FBIN), the LVCMOS control pins (OE, OS), and the analog power input (AVDD). When OE is low, the clock outputs, except FBOUT, /FBOUT, are disabled while the internal PLL maintains its locked-in frequency. OS (output select) is a program pin that must be tied to GND or VDD. When OS is high, OE functions as previously described. When OS and OE are both low, OE does not affect Y7, /Y7, as these are free-running. When AVDD is grounded, the PLL is turned off and bypassed for test purposes.