LMK1D1212RHAT

Texas Instruments
595-LMK1D1212RHAT
LMK1D1212RHAT

Ürt.:

Açıklama:
Saat Ara Belleği 12-channel output 1. 8-V 2.5-V and 3.3- LMK1D1212RHAR

ECAD Modeli:
Bu dosyayı ECAD Aracınız için dönüştürmek için ücretsiz Library Loader dosyasını indirin. ECAD Model hakkında daha fazla bilgi edinin.

Stokta Var: 125

Stok:
125 Hemen Gönderilebilir
Fabrika Teslim Süresi:
6 Hafta Gösterilenden daha büyük miktarlar için fabrikada tahmini üretim süresi.
Minimum: 1   Çoklu: 1
Birim Fiyat:
-,-- €
Toplam Fiyat:
-,-- €
Tahmini Gümrük Vergisi:
Paketleme:
Tam Makara (250'in katları olarak sipariş verin)

Fiyatlandırma (EUR)

Miktar Birim Fiyat
Toplam Fiyat
Hazır Kesim Bant / MouseReel™
12,48 € 12,48 €
9,86 € 98,60 €
9,20 € 230,00 €
8,49 € 849,00 €
Tam Makara (250'in katları olarak sipariş verin)
8,14 € 2.035,00 €
7,83 € 3.915,00 €
2.500 Fiyat Teklifi
† 5,00 € MouseReel™ ücreti alışveriş sepetinize eklenecek ve hesaplanacaktır. MouseReel™ siparişleri iptal veya iade edilemez.

Ürün Niteliği Öznitelik Değeri Özellik Seçin
Texas Instruments
Ürün Kategorisi: Saat Ara Belleği
RoHS:  
12 Output
2 GHz
575 ps
LVDS
VQFN-40
HCSL, LP-HCSL, LVCMOS, LVDS, LVPECL
2 GHz
1.71 V
3.465 V
LMK1D1212
- 40 C
+ 105 C
Marka: Texas Instruments
Geliştirme Kiti: LMK1D1212EVM
Görev Döngüsü - Maks: 55 %
Montaj Stili: SMD/SMT
İşletim Besleme Akımı: 65 mA
Paketleme: Reel
Paketleme: Cut Tape
Paketleme: MouseReel
Ürün: Clock Buffers
Ürün Tipi: Clock Buffers
Fabrika Paket Miktarı: 250
Alt kategori:: Clock & Timer ICs
Tip: LVDS Buffer
Bulunan ürünler:
Benzer ürünleri göstermek için en az bir onay kutusu seçin
Bu kategorideki benzer ürünleri göstermek için yukarıda en az bir onay kutusu seçin.
Seçilen özellikler: 0

Bu işlev için JavaScript'in etkinleştirilmesi gerekir.

CNHTS:
8542399000
CAHTS:
8542390000
USHTS:
8542390090
MXHTS:
8542399999
ECCN:
EAR99

LMK1D121x Low Additive Jitter LVDS Clock Buffer

Texas Instruments LMK1D121x Low Additive Jitter LVDS Clock Buffer is specifically designed for driving 50Ω transmission lines. When driving inputs in single-ended mode, apply the appropriate bias voltage to the unused negative input pin. The LMK1D1212 distributes with minimum skew one of two selectable clock inputs (IN0 and IN1) to 12 pairs of differential LVDS clock outputs (OUT0 through OUT11). Similarly, the LMK1D1216 distributes 16 pairs of differential LVDS clock outputs (OUT0 through OUT15). The LMK1D121x family can accept two clock sources into an input multiplexer. The inputs can be LVDS, LVPECL, LP-HCSL, HCSL, CML, or LVCMOS.