LMK1D2104RHDR

Texas Instruments
595-LMK1D2104RHDR
LMK1D2104RHDR

Ürt.:

Açıklama:
Saat Ara Belleği Dual bank 4-channel output 1.8-V 2.5-V L LMK1D2104RHDT

ECAD Modeli:
Bu dosyayı ECAD Aracınız için dönüştürmek için ücretsiz Library Loader dosyasını indirin. ECAD Model hakkında daha fazla bilgi edinin.

Stokta Var: 2.751

Stok:
2.751 Hemen Gönderilebilir
Fabrika Teslim Süresi:
6 Hafta Gösterilenden daha büyük miktarlar için fabrikada tahmini üretim süresi.
Minimum: 1   Çoklu: 1
Birim Fiyat:
-,-- €
Toplam Fiyat:
-,-- €
Tahmini Gümrük Vergisi:
Paketleme:
Tam Makara (3000'in katları olarak sipariş verin)

Fiyatlandırma (EUR)

Miktar Birim Fiyat
Toplam Fiyat
Hazır Kesim Bant / MouseReel™
9,50 € 9,50 €
7,43 € 74,30 €
6,91 € 172,75 €
6,35 € 635,00 €
6,08 € 1.520,00 €
5,92 € 2.960,00 €
5,79 € 5.790,00 €
Tam Makara (3000'in katları olarak sipariş verin)
5,62 € 16.860,00 €
† 5,00 € MouseReel™ ücreti alışveriş sepetinize eklenecek ve hesaplanacaktır. MouseReel™ siparişleri iptal veya iade edilemez.

Ürün Niteliği Öznitelik Değeri Özellik Seçin
Texas Instruments
Ürün Kategorisi: Saat Ara Belleği
RoHS:  
8 Output
575 ps
Differential
VQFN-28
3-State
2 GHz
1.71 V
3.465 V
LMK1D2104
- 40 C
+ 105 C
Marka: Texas Instruments
Görev Döngüsü - Maks: 55 %
Montaj Stili: SMD/SMT
İşletim Besleme Akımı: 55 mA
Paketleme: Reel
Paketleme: Cut Tape
Paketleme: MouseReel
Ürün: Clock Buffers
Ürün Tipi: Clock Buffers
Fabrika Paket Miktarı: 3000
Alt kategori:: Clock & Timer ICs
Tip: LVDS Buffer
Bulunan ürünler:
Benzer ürünleri göstermek için en az bir onay kutusu seçin
Bu kategorideki benzer ürünleri göstermek için yukarıda en az bir onay kutusu seçin.
Seçilen özellikler: 0

Bu işlev için JavaScript'in etkinleştirilmesi gerekir.

CNHTS:
8542399000
CAHTS:
8542390000
USHTS:
8542390090
MXHTS:
8542399999
ECCN:
EAR99

LMK1D210x Low Additive Jitter LVDS Buffer

Texas Instruments LMK1D210x Low Additive Jitter LVDS Buffer distributes two clock inputs (IN0 and IN1) to a total of up to 8 pairs of differential LVDS clock outputs (OUT0, OUT7) with minimum skew for clock distribution. Each buffer block consists of one input and up to 4 LVDS outputs. The inputs can be LVDS, LVPECL, HCSL, CML, or LVCMOS. The LMK1D210x is specifically designed for driving 50Ω transmission lines. In the case of driving the inputs in single-ended mode, the appropriate bias voltage must be applied to the unused negative input pin.