SN74HC112DT

595-SN74HC112DT
SN74HC112DT

Ürt.:

Açıklama:
Flip Floplar Dual Neg-Edge-Trig J-K Flip-Flop

Yaşam Döngüsü:
Geçersiz
ECAD Modeli:
Bu dosyayı ECAD Aracınız için dönüştürmek için ücretsiz Library Loader dosyasını indirin. ECAD Model hakkında daha fazla bilgi edinin.
Mouser şu anda bu ürünü bölgenizde satmamaktadır.

Stok Durumu

Stok:

Alternatif Ambalajlar

Ürt. Parça Numarası:
Paketleme:
Tube
Stok Durumu:
Stokta Var
Fiyat:
1,41 €
Min:
1
Ürt. Parça Numarası:
Paketleme:
Reel, Cut Tape, MouseReel
Stok Durumu:
Stokta Var
Fiyat:
1,18 €
Min:
1

Benzer Ürün

Texas Instruments SN74HC112DR
Texas Instruments
Flip Floplar Dual Neg-Edge-Trig J -K Flip-Flop A 595- A 595-SN74HC112D

Ürün Niteliği Öznitelik Değeri Özellik Seçin
Texas Instruments
Ürün Kategorisi: Flip Floplar
Gönderim Kısıtlamaları:
 Mouser şu anda bu ürünü bölgenizde satmamaktadır.
RoHS:  
J-K Type Flip-Flop
HC
2 Circuit
CMOS
SOIC-Narrow-16
CMOS, LVTTL
Inverting/Non-Inverting
125 ns
- 4 mA
4 mA
2 V
6 V
SMD/SMT
- 40 C
+ 85 C
Reel
Cut Tape
MouseReel
Marka: Texas Instruments
Montaj Ülkesi: Not Available
Dağıtım Ülkesi: Not Available
Menşe Ülke: MX
Giriş Satırı Sayısı: 2
Çıkış Satırı Sayısı: 3 Line
Ürün Tipi: Flip Flops
Seri: SN74HC112
Fabrika Paket Miktarı: 250
Alt kategori:: Logic ICs
Birim Ağırlık: 141,700 mg
Bulunan ürünler:
Benzer ürünleri göstermek için en az bir onay kutusu seçin
Bu kategorideki benzer ürünleri göstermek için yukarıda en az bir onay kutusu seçin.
Seçilen özellikler: 0

Bu işlev için JavaScript'in etkinleştirilmesi gerekir.

CNHTS:
8542319000
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
8542390990
TARIC:
8542319000
MXHTS:
8542310399
ECCN:
EAR99

SN74HC112 Dual J-K Flip-Flops

Texas Instruments SN74HC112 Dual J-K Flip-Flops contain two independent J-K negative-edge-triggered flip-flops. A low level at the clear (/CLR) inputs or preset (/PRE) resets or sets the outputs, no matter the levels of the other inputs. The data at the J and K inputs that meet the setup time requirements are transferred to the outputs on the negative-going edge of the clock (CLK) pulse when /CLR and /PRE are inactive (high). Clock triggering is not directly related to the fall time of the CLK pulse and occurs at a voltage level. The J and K input data may be changed without affecting the levels at the outputs following the hold-time interval. The Texas Instruments SN74HC112 are versatile flip-flops that perform as toggle flip-flops by tying J and K high.