SN74HC166N

Texas Instruments
595-SN74HC166N
SN74HC166N

Ürt.:

Açıklama:
Sayaç Kaydırma Kayıtları 8-Bit Parallel-Load

ECAD Modeli:
Bu dosyayı ECAD Aracınız için dönüştürmek için ücretsiz Library Loader dosyasını indirin. ECAD Model hakkında daha fazla bilgi edinin.

Stokta Var: 748

Stok:
748 Hemen Gönderilebilir
Fabrika Teslim Süresi:
12 Hafta Gösterilenden daha büyük miktarlar için fabrikada tahmini üretim süresi.
Minimum: 1   Çoklu: 1
Birim Fiyat:
-,-- €
Toplam Fiyat:
-,-- €
Tahmini Gümrük Vergisi:

Fiyatlandırma (EUR)

Miktar Birim Fiyat
Toplam Fiyat
1,62 € 1,62 €
1,20 € 12,00 €
1,08 € 27,00 €
0,963 € 96,30 €
0,903 € 225,75 €
0,869 € 434,50 €
0,833 € 833,00 €
0,804 € 2.010,00 €
0,789 € 3.945,00 €

Ürün Niteliği Öznitelik Değeri Özellik Seçin
Texas Instruments
Ürün Kategorisi: Sayaç Kaydırma Kayıtları
RoHS:  
Serial/Parallel to Serial
1 Circuit
8 bit
PDIP-16
HC
CMOS
5 / 3
150 ns, 30 ns, 26 ns
2 V
6 V
- 40 C
+ 85 C
Tube
Marka: Texas Instruments
İşlev: 8 Bit Parallel Load
Montaj Stili: Through Hole
Çıkış Satırı Sayısı: 3 Line
İşletim Besleme Voltajı: 2 V to 6 V
Ürün Tipi: Counter Shift Registers
Seri: SN74HC166
Fabrika Paket Miktarı: 25
Alt kategori:: Logic ICs
Birim Ağırlık: 1 g
Bulunan ürünler:
Benzer ürünleri göstermek için en az bir onay kutusu seçin
Bu kategorideki benzer ürünleri göstermek için yukarıda en az bir onay kutusu seçin.
Seçilen özellikler: 0

Bu işlev için JavaScript'in etkinleştirilmesi gerekir.

CNHTS:
8542399000
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
8542390990
TARIC:
8542319000
MXHTS:
8542399999
ECCN:
EAR99

SN74HC166 8-Bit Parallel-Load Shift Registers

Texas Instruments SN74HC166 8-Bit Parallel-Load Shift Registers feature gated clock inputs (CLK, CLK INH) and an overriding clear (CLR) input. The shift/load (SH/LD) input establishes the parallel-in or serial-in modes. When high, SH/LD enables the serial (SER) data input and couples the eight flip-flops for serial shifting with each clock (CLK) pulse. When low, the parallel (broadside) data inputs are enabled, and synchronous loading occurs on the next clock pulse. Serial data flow is inhibited during parallel loading. Clocking is accomplished on the low-to-high-level edge of CLK through a 2-input positive-NOR gate. This feature permits one input to be used as a clock-enable or clock-inhibit function. Holding either CLK or CLK INH high inhibits clocking; holding either low enables the other clock input. This feature allows the system clock to run freely, and the register can be stopped on command with the other clock input. CLK INH should be changed to the high level only when CLK is high. The CLR on the Texas Instruments SN74HC166 overrides all other inputs, including CLK, and resets all flip-flops to zero.