SN74HCS166DYYR

Texas Instruments
595-SN74HCS166DYYR
SN74HCS166DYYR

Ürt.:

Açıklama:
Sayaç Kaydırma Kayıtları 8-Bit Parallel-Load Shift Registers

Yaşam Döngüsü:
Yeni Ürün:
Bu üreticiden yeni.
ECAD Modeli:
Bu dosyayı ECAD Aracınız için dönüştürmek için ücretsiz Library Loader dosyasını indirin. ECAD Model hakkında daha fazla bilgi edinin.

Stokta Var: 2.919

Stok:
2.919 Hemen Gönderilebilir
Fabrika Teslim Süresi:
18 Hafta Gösterilenden daha büyük miktarlar için fabrikada tahmini üretim süresi.
Minimum: 1   Çoklu: 1
Birim Fiyat:
-,-- €
Toplam Fiyat:
-,-- €
Tahmini Gümrük Vergisi:

Fiyatlandırma (EUR)

Miktar Birim Fiyat
Toplam Fiyat
0,232 € 0,23 €
0,159 € 1,59 €
0,141 € 3,53 €
0,121 € 12,10 €
0,112 € 28,00 €
0,106 € 53,00 €
0,101 € 101,00 €
Tam Makara (3000'in katları olarak sipariş verin)
0,095 € 285,00 €
0,092 € 552,00 €

Ürün Niteliği Öznitelik Değeri Özellik Seçin
Texas Instruments
Ürün Kategorisi: Sayaç Kaydırma Kayıtları
RoHS:  
8 Circuit
8 bit
SOT-23-16
CMOS
1 Input
LSTTL
13 ns
2 V
6 V
- 40 C
+ 125 C
Reel
Cut Tape
Marka: Texas Instruments
Özellikler: Parallel-to-Serial Conversion
Yüksek Seviye Çıkış Akımı: - 4 mA
Düşük Seviye Çıkış Akımı: 4 mA
Montaj Stili: SMD/SMT
Çıkış Satırı Sayısı: 8 Output
İşletim Besleme Voltajı: 2 V to 6 V
Ürün: Shift Registers
Ürün Tipi: Counter Shift Registers
Seri: SN74HC166
Fabrika Paket Miktarı: 3000
Alt kategori:: Logic ICs
Bulunan ürünler:
Benzer ürünleri göstermek için en az bir onay kutusu seçin
Bu kategorideki benzer ürünleri göstermek için yukarıda en az bir onay kutusu seçin.
Seçilen özellikler: 0

Bu işlev için JavaScript'in etkinleştirilmesi gerekir.

CNHTS:
8542399000
USHTS:
8542390090
TARIC:
8542319000
MXHTS:
8542399999
ECCN:
EAR99

SN74HC166 8-Bit Parallel-Load Shift Registers

Texas Instruments SN74HC166 8-Bit Parallel-Load Shift Registers feature gated clock inputs (CLK, CLK INH) and an overriding clear (CLR) input. The shift/load (SH/LD) input establishes the parallel-in or serial-in modes. When high, SH/LD enables the serial (SER) data input and couples the eight flip-flops for serial shifting with each clock (CLK) pulse. When low, the parallel (broadside) data inputs are enabled, and synchronous loading occurs on the next clock pulse. Serial data flow is inhibited during parallel loading. Clocking is accomplished on the low-to-high-level edge of CLK through a 2-input positive-NOR gate. This feature permits one input to be used as a clock-enable or clock-inhibit function. Holding either CLK or CLK INH high inhibits clocking; holding either low enables the other clock input. This feature allows the system clock to run freely, and the register can be stopped on command with the other clock input. CLK INH should be changed to the high level only when CLK is high. The CLR on the Texas Instruments SN74HC166 overrides all other inputs, including CLK, and resets all flip-flops to zero.