SN74LVC1G373YZPR

Texas Instruments
595-SN74LVC1G373YZPR
SN74LVC1G373YZPR

Ürt.:

Açıklama:
Sürgüler SnglDTypeLatch

ECAD Modeli:
Bu dosyayı ECAD Aracınız için dönüştürmek için ücretsiz Library Loader dosyasını indirin. ECAD Model hakkında daha fazla bilgi edinin.

Stokta Var: 2.453

Stok:
2.453 Hemen Gönderilebilir
Fabrika Teslim Süresi:
18 Hafta Gösterilenden daha büyük miktarlar için fabrikada tahmini üretim süresi.
Minimum: 1   Çoklu: 1
Birim Fiyat:
-,-- €
Toplam Fiyat:
-,-- €
Tahmini Gümrük Vergisi:
Paketleme:
Tam Makara (3000'in katları olarak sipariş verin)

Fiyatlandırma (EUR)

Miktar Birim Fiyat
Toplam Fiyat
Hazır Kesim Bant / MouseReel™
0,439 € 0,44 €
0,308 € 3,08 €
0,275 € 6,88 €
0,24 € 24,00 €
0,232 € 232,00 €
Tam Makara (3000'in katları olarak sipariş verin)
0,187 € 561,00 €
0,185 € 1.110,00 €
† 5,00 € MouseReel™ ücreti alışveriş sepetinize eklenecek ve hesaplanacaktır. MouseReel™ siparişleri iptal veya iade edilemez.

Ürün Niteliği Öznitelik Değeri Özellik Seçin
Texas Instruments
Ürün Kategorisi: Sürgüler
RoHS:  
Monostable Multivibrator
LVC
1 Circuit
1 Line
DSBGA-6
Non-Inverting
5.4 ns at 3.3 V, 4 ns at 5 V
10 uA
32 mA
- 32 mA
1.65 V
5.5 V
- 40 C
+ 125 C
Reel
Cut Tape
MouseReel
Marka: Texas Instruments
Montaj Stili: SMD/SMT
Kanal Sayısı: 1 Channel
Giriş Satırı Sayısı: 1 Line
Ürün Tipi: Latches
Seri: SN74LVC1G373
Fabrika Paket Miktarı: 3000
Alt kategori:: Logic ICs
Birim Ağırlık: 1,700 mg
Bulunan ürünler:
Benzer ürünleri göstermek için en az bir onay kutusu seçin
Bu kategorideki benzer ürünleri göstermek için yukarıda en az bir onay kutusu seçin.
Seçilen özellikler: 0

Bu işlev için JavaScript'in etkinleştirilmesi gerekir.

CNHTS:
8542399000
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
8542390990
TARIC:
8542319000
MXHTS:
8542310399
ECCN:
EAR99

SN74LVC1G37/SN74LVC1G37-Q1 Single D-Type Latches

Texas Instruments SN74LVC1G37/SN74LVC1G37-Q1 Single D-Type Latches are designed for 1.65V to 5.5V VCC operation. This device is particularly suitable for implementing I/O ports, buffer registers, working registers, and bidirectional bus drivers. The Q outputs follow the data (D) inputs while the latch-enable (LE) input is high. When LE is taken low, the Q outputs are latched at the logic levels set up at the D inputs.