74AHCT164S14-13

Diodes Incorporated
621-74AHCT164S14-13
74AHCT164S14-13

Ürt.:

Açıklama:
Sayaç Kaydırma Kayıtları Logic AHCT Std Reg Counter Shift 8-bit

ECAD Modeli:
Bu dosyayı ECAD Aracınız için dönüştürmek için ücretsiz Library Loader dosyasını indirin. ECAD Model hakkında daha fazla bilgi edinin.

Stok Durumu

Stok:
Stokta Yok
Fabrika Teslim Süresi:
Minimum: 1   Çoklu: 1
Birim Fiyat:
-,-- €
Toplam Fiyat:
-,-- €
Tahmini Gümrük Vergisi:
Paketleme:
Tam Makara (2500'in katları olarak sipariş verin)

Fiyatlandırma (EUR)

Miktar Birim Fiyat
Toplam Fiyat
Hazır Kesim Bant / MouseReel™
0,611 € 0,61 €
0,368 € 3,68 €
0,317 € 7,93 €
0,248 € 24,80 €
0,206 € 51,50 €
0,173 € 86,50 €
0,155 € 155,00 €
Tam Makara (2500'in katları olarak sipariş verin)
0,131 € 327,50 €
0,112 € 840,00 €
† 5,00 € MouseReel™ ücreti alışveriş sepetinize eklenecek ve hesaplanacaktır. MouseReel™ siparişleri iptal veya iade edilemez.

Ürün Niteliği Öznitelik Değeri Özellik Seçin
Diodes Incorporated
Ürün Kategorisi: Sayaç Kaydırma Kayıtları
RoHS:  
SOIC-14
AHCT
Push-Pull
11 ns
4.5 V
5.5 V
- 40 C
+ 150 C
Reel
Cut Tape
MouseReel
Marka: Diodes Incorporated
Montaj Ülkesi: Not Available
Dağıtım Ülkesi: Not Available
Menşe Ülke: CN
Montaj Stili: SMD/SMT
İşletim Besleme Voltajı: 4.5 V to 5.5 V
Ürün Tipi: Counter Shift Registers
Seri: 74AHCT16
Fabrika Paket Miktarı: 2500
Alt kategori:: Logic ICs
Birim Ağırlık: 259,200 mg
Bulunan ürünler:
Benzer ürünleri göstermek için en az bir onay kutusu seçin
Bu kategorideki benzer ürünleri göstermek için yukarıda en az bir onay kutusu seçin.
Seçilen özellikler: 0

CNHTS:
8542319090
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
854239099
TARIC:
8542399000
MXHTS:
8542399901
ECCN:
EAR99

74AHC164 & 74HC164 Serial Shift Registers

Diodes Inc. 74AHC164 & 74HC164 are serial input 8-bit edge-triggered shift registers that have outputs from each of eight stages. The serial input data is entered at pin SDA or pin SDB as these are logically ANDED. Either input could be used as an active HIGH enable with data entry on the other pin. If a single input is desired, the pins can be tied together or the unused input can be tied HIGH. Data is shifted into Q0 from the serial input pins on each LOW to HIGH transition of the CP pin. Also during the CP edge, the data is transferred from each Qn to Qn+1. The serial data on pins DSA and DSB must be stable before and after the CP rising edge to meet the set-up and hold timing requirements. When asserted LOW the Master Reset (MR) pin sets all Qn to LOW. This action does not depend on the condition of serial input or clock pins. The MR must be asserted HIGH for a recovery time before the next CP positive edge pulse.