80362-1-L0

ISI
538-80362-1-L0
80362-1-L0

Ürt.:

Açıklama:
Arayüz Modülleri XA-160M with Artix-7 FPGA DC-COUPLED

ECAD Modeli:
Bu dosyayı ECAD Aracınız için dönüştürmek için ücretsiz Library Loader dosyasını indirin. ECAD Model hakkında daha fazla bilgi edinin.

Stokta Var: 4

Stok:
4 Hemen Gönderilebilir
4'dan büyük miktarlar minimum sipariş gerekliliklerine tabi olacaktır.
Minimum: 1   Çoklu: 1
Birim Fiyat:
-,-- €
Toplam Fiyat:
-,-- €
Tahmini Gümrük Vergisi:
Bu Ürün ÜCRETSİZ Gönderilir

Fiyatlandırma (EUR)

Miktar Birim Fiyat
Toplam Fiyat
7.430,79 € 7.430,79 €

Ürün Niteliği Öznitelik Değeri Özellik Seçin
Molex
Ürün Kategorisi: Arayüz Modülleri
RoHS:  
PCIe Modules
XMC
6 Port
1.6 Gb/s
PCIe
3.3 V
3.3 V
0 C
+ 50 C
Bulk
Marka: ISI
İşletim Besleme Akımı: 3.5 A
İşletim Besleme Voltajı: 3.3 V
Ürün Tipi: Interface Modules
Fabrika Paket Miktarı: 1
Alt kategori:: Embedded Solutions
Ticari Unvan: XA-160M
Parça No Takma Adları: 803621L0
Birim Ağırlık: 200 g
Bulunan ürünler:
Benzer ürünleri göstermek için en az bir onay kutusu seçin
Bu kategorideki benzer ürünleri göstermek için yukarıda en az bir onay kutusu seçin.
Seçilen özellikler: 0

USHTS:
8473302000
ECCN:
4A994.b

XA-160M PCI Express XMC Module

ISI / Molex XA-160M PCI Express XMC Module features two 16-bit, 160MSPS analog-to-digital converters (ADC) channels and two 16-bit, 615MSPS digital-to-analog converter (DAC) channels. This I/O module is designed for high-speed stimulus-response, ultrasound, and servo control applications. Flexible trigger methods include counted frames, software triggering, and external triggering. The sample rate clock is either an onboard programmable PLL clock source or an external clock. Data acquisition control, signal processing, buffering, and system interface functions are handled in a Xilinx Artix®-7 FPGA device. Two 256Mx16 memories offer data buffering and FPGA computing memory. The logic can be fully customized using VHDL and MATLAB using the framework logic toolset. The MATLAB BSP supports real-time hardware-in-the-loop development using the block diagram Simulink environment with Xilinx System Generator.