SN65LVDS301ZXH

Texas Instruments
595-SN65LVDS301ZXH
SN65LVDS301ZXH

Ürt.:

Açıklama:
LVDS Arayüzü Entegresi Programmable 27-bit display serial inter A 595-SN65LVDS301ZXHR

ECAD Modeli:
Bu dosyayı ECAD Aracınız için dönüştürmek için ücretsiz Library Loader dosyasını indirin. ECAD Model hakkında daha fazla bilgi edinin.

Stokta Var: 5.382

Stok:
5.382 Hemen Gönderilebilir
Fabrika Teslim Süresi:
6 Hafta Gösterilenden daha büyük miktarlar için fabrikada tahmini üretim süresi.
5382'dan büyük miktarlar minimum sipariş gerekliliklerine tabi olacaktır.
Minimum: 1   Çoklu: 1
Birim Fiyat:
-,-- €
Toplam Fiyat:
-,-- €
Tahmini Gümrük Vergisi:

Fiyatlandırma (EUR)

Miktar Birim Fiyat
Toplam Fiyat
4,16 € 4,16 €
3,19 € 31,90 €
2,95 € 73,75 €
2,68 € 268,00 €
2,65 € 662,50 €

Alternatif Ambalajlar

Ürt. Parça Numarası:
Paketleme:
Reel, Cut Tape, MouseReel
Stok Durumu:
Stokta Var
Fiyat:
4,16 €
Min:
1

Benzer Ürün

Texas Instruments SN65LVDS301ZXHR
Texas Instruments
Serileştiriciler ve Seri Kaldırıcılar - Serdes Programmable 27-bit display serial inter A 595-SN65LVDS301ZXH

Ürün Niteliği Öznitelik Değeri Özellik Seçin
Texas Instruments
Ürün Kategorisi: LVDS Arayüzü Entegresi
RoHS:  
Serial Interface Transmitter
300 Mb/s
CMOS
LVDS
1.95 V
1.65 V
- 40 C
+ 85 C
SMD/SMT
NFBGA-80
With ESD Protection
Tray
Marka: Texas Instruments
Neme Duyarlı: Yes
Pd - Güç Dağılımı: 44.5 mW
Ürün: LVDS Interface ICs
Ürün Tipi: LVDS Interface IC
Seri: SN65LVDS301
Fabrika Paket Miktarı: 576
Alt kategori:: Interface ICs
Bulunan ürünler:
Benzer ürünleri göstermek için en az bir onay kutusu seçin
Bu kategorideki benzer ürünleri göstermek için yukarıda en az bir onay kutusu seçin.
Seçilen özellikler: 0

Bu işlev için JavaScript'in etkinleştirilmesi gerekir.

CNHTS:
8542399000
USHTS:
8542390090
TARIC:
8542399000
ECCN:
EAR99

SN65LVDS301 27-Bit Parallel-to-Serial Transmitter

Texas Instruments SN65LVDS301 Programmable 27-Bit Parallel-to-Serial Transmitter device converts 27 parallel data inputs to 1, 2, or 3 Sub Low-Voltage Differential Signaling (SubLVDS) serial outputs. It loads a shift register with 24-pixel bits and three control bits from the parallel CMOS input interface. In addition to the 27 data bits, the device adds a parity bit and two reserved bits into a 30-bit data word. The pixel clock (PCLK) latches each word into the device. The parity bit (odd parity) allows a receiver to detect single-bit errors. The serial shift register is uploaded at 30, 15, or 10 times the pixel-clock data rate, depending on the number of serial links used. A copy of the pixel clock is outputted as a separate differential output.